本申請涉及顯示,具體涉及一種顯示裝置。
背景技術:
1、現(xiàn)有的觸控顯示面板通常采用面板內(nèi)集成式觸控(incell?touch)技術,面板內(nèi)集成式觸控技術包括長橫向(long-h)模式和長縱向(long-v)模式,其中長橫向模式因其能支持較高的觸控爆點率而被廣泛采用。在長橫向模式下,一幀畫面的周期包括多個顯示階段和多個觸控階段,兩個顯示階段之間具有一個觸控階段。
2、然而,在現(xiàn)有的長橫向模式下,觸控階段中的柵極驅(qū)動信號與顯示階段中的柵極驅(qū)動信號存在顯著差異。具體地,如圖1所示,觸控階段中相關級柵極驅(qū)動電路的節(jié)點q的電位保持階段的時長101遠遠大于顯示階段中相關級柵極驅(qū)動電路的節(jié)點q的電位保持階段的時長102。這種差異會導致與觸控階段對應的相關級柵極驅(qū)動電路的節(jié)點q發(fā)生漏電,影響柵極驅(qū)動電路的級聯(lián)傳輸功能,導致該柵極驅(qū)動電路輸出的柵極驅(qū)動信號的波形失效,從而產(chǎn)生黑屏現(xiàn)象,如圖2所示;并且,與觸控階段對應的柵極驅(qū)動電路的節(jié)點q相關的薄膜晶體管器件和與顯示階段對應的柵極驅(qū)動電路的節(jié)點q相關的薄膜晶體管器件受到電壓應力的時間不一致,導致顯示裝置在可靠性驗證后出現(xiàn)橫紋缺陷301,如圖3所示,這種橫紋現(xiàn)象嚴重影響了顯示質(zhì)量。
技術實現(xiàn)思路
1、本申請的目的是提供一種顯示裝置,其能解決現(xiàn)有技術中出現(xiàn)橫紋缺陷的技術問題。
2、本申請的實施例提供了一種顯示裝置,包括:觸控顯示面板,所述觸控顯示面板包括一個柵極驅(qū)動電路和多個像素,所述柵極驅(qū)動電路包括多個級聯(lián)的柵極驅(qū)動子電路和至少一個冗余驅(qū)動子電路,一個所述柵極驅(qū)動子電路與一行所述像素電連接;其中,所述觸控顯示面板所顯示的一幀畫面的周期包括至少兩個顯示階段和至少一個觸控階段,一個所述觸控階段位于兩個所述顯示階段之間,一個所述冗余驅(qū)動子電路設置在多個所述柵極驅(qū)動子電路中在一個所述顯示階段結(jié)束時最后輸出柵極驅(qū)動信號的第i級柵極驅(qū)動子電路之后,以及設置在第i+1級柵極驅(qū)動子電路之前,i為正整數(shù);所述柵極驅(qū)動子電路和所述冗余驅(qū)動子電路均至少包括第一晶體管至第三晶體管,所述冗余驅(qū)動子電路的輸出端與所述第i級柵極驅(qū)動子電路中的第一晶體管的柵極電連接,所述冗余驅(qū)動子電路的輸出端與所述第i+1級柵極驅(qū)動子電路中的第二晶體管的柵極電連接,所述第i級柵極驅(qū)動子電路中的第三晶體管的源極與第一時鐘信號線電連接,所述第i+1級柵極驅(qū)動子電路中的第三晶體管的源極與第二時鐘信號線電連接,所述冗余驅(qū)動子電路中的第三晶體管的源極與第三時鐘信號線電連接。
3、在上述顯示裝置中,所述冗余驅(qū)動子電路用于在所述觸控階段之后的顯示階段開始時生成控制信號,并通過所述控制信號控制所述第i+1級柵極驅(qū)動子電路生成柵極驅(qū)動信號。
4、在上述顯示裝置中,所述冗余驅(qū)動子電路用于在所述觸控階段之后的顯示階段開始時根據(jù)所述第三時鐘信號線所傳輸?shù)臅r鐘信號生成所述控制信號,并通過所述控制信號開啟所述第i+1級柵極驅(qū)動子電路中的第二晶體管,以拉高所述第i+1級柵極驅(qū)動子電路的節(jié)點q的電位,使得所述第i+1級柵極驅(qū)動子電路生成所述柵極驅(qū)動信號。
5、在上述顯示裝置中,所述冗余驅(qū)動子電路還用于在所述觸控階段之后的顯示階段開始時通過所述控制信號控制所述第i級柵極驅(qū)動子電路不輸出柵極驅(qū)動信號。
6、在上述顯示裝置中,所述冗余驅(qū)動子電路用于在所述觸控階段之后的顯示階段開始時通過所述控制信號拉低所述第i級柵極驅(qū)動子電路的節(jié)點q的電位,使得所述第i級柵極驅(qū)動子電路不輸出所述柵極驅(qū)動信號。
7、在上述顯示裝置中,所述第三時鐘信號線所傳輸?shù)臅r鐘信號在觸控階段之前的顯示階段呈低電平,在觸控階段之后的顯示階段中,所述第三時鐘信號線所傳輸?shù)臅r鐘信號首先為高電平,然后呈低電平。
8、在上述顯示裝置中,所述第i級柵極驅(qū)動子電路中的第一晶體管的源極與所述第i級柵極驅(qū)動子電路的低電平信號輸入端電連接,漏極與所述第i級柵極驅(qū)動子電路的節(jié)點q電連接;所述第i級柵極驅(qū)動子電路中的第二晶體管的柵極與前級柵極驅(qū)動子電路的輸出端電連接,源極與高電平信號輸入端電連接,漏極與所述第i級柵極驅(qū)動子電路的節(jié)點q電連接;所述第i級柵極驅(qū)動子電路中的第三晶體管的柵極與所述第i級柵極驅(qū)動子電路的節(jié)點q電連接,漏極與所述第i級柵極驅(qū)動子電路的輸出端電連接。
9、在上述顯示裝置中,所述冗余驅(qū)動子電路中的第一晶體管的柵極與后級驅(qū)動子電路的輸出端電連接,源極與所述冗余驅(qū)動子電路的低電平信號輸入端電連接,漏極與所述冗余驅(qū)動子電路的節(jié)點q電連接;所述冗余驅(qū)動子電路中的第二晶體管的柵極與前級驅(qū)動子電路的輸出端電連接,源極與所述高電平信號輸入端電連接,漏極與所述冗余驅(qū)動子電路的節(jié)點q電連接;所述冗余驅(qū)動子電路中的第三晶體管的柵極與所述冗余驅(qū)動子電路的節(jié)點q電連接,漏極與所述冗余驅(qū)動子電路的輸出端電連接。
10、在上述顯示裝置中,所述第i+1級柵極驅(qū)動子電路中的第一晶體管的柵極與后級驅(qū)動子電路的輸出端電連接,源極與所述第i+1級柵極驅(qū)動子電路的低電平信號輸入端電連接,漏極與所述第i+1級柵極驅(qū)動子電路的節(jié)點q電連接;所述第i+1級柵極驅(qū)動子電路中的第二晶體管的源極與高電平信號輸入端電連接,漏極與所述第i+1級柵極驅(qū)動子電路的節(jié)點q電連接;所述第i+1級柵極驅(qū)動子電路中的第三晶體管的柵極與所述第i+1級柵極驅(qū)動子電路的節(jié)點q電連接,漏極與所述第i+1級柵極驅(qū)動子電路的輸出端電連接。
11、在上述顯示裝置中,第i級所述柵極驅(qū)動子電路與第i行所述像素電連接,第i+1級所述柵極驅(qū)動子電路與第i+1行所述像素電連接,所述冗余驅(qū)動子電路的輸出端與任意一行所述像素絕緣。
12、本申請的顯示裝置通過在柵極驅(qū)動電路中設置冗余驅(qū)動子電路,并將該冗余驅(qū)動子電路設置在第i級柵極驅(qū)動子電路與第i+1級柵極驅(qū)動子電路之間,同時通過第三時鐘信號線向冗余驅(qū)動子電路提供時鐘信號,能夠有效解決現(xiàn)有技術中由于觸控階段與顯示階段的柵極驅(qū)動信號存在差異而導致的橫紋缺陷的技術問題。
13、具體而言,由于冗余驅(qū)動子電路的輸出端與第i級柵極驅(qū)動子電路中的第一晶體管的柵極電連接,因此冗余驅(qū)動子電路能夠通過控制第i級柵極驅(qū)動子電路中的第一晶體管來控制第i級柵極驅(qū)動子電路的節(jié)點q的電位,從而避免觸控階段中第i級柵極驅(qū)動子電路的節(jié)點q的電位保持階段的時長過長的問題,進而避免了由于節(jié)點q的漏電導致的柵極驅(qū)動信號波形失效和黑屏現(xiàn)象。由于冗余驅(qū)動子電路的輸出端與第i+1級柵極驅(qū)動子電路中的第二晶體管的柵極電連接,因此冗余驅(qū)動子電路能夠通過控制第i+1級柵極驅(qū)動子電路中的第二晶體管來控制第i+1級柵極驅(qū)動子電路的節(jié)點q的電位,從而確保柵極驅(qū)動電路的級聯(lián)傳輸功能正常。
14、通過上述技術方案,本申請的顯示裝置能夠有效解決現(xiàn)有技術中由于觸控階段與顯示階段的柵極驅(qū)動信號存在差異而導致的橫紋缺陷的技術問題,提高了顯示裝置的顯示質(zhì)量和可靠性。
1.一種顯示裝置,其特征在于,包括:
2.根據(jù)權利要求1所述的顯示裝置,其特征在于,所述冗余驅(qū)動子電路用于在所述觸控階段之后的顯示階段開始時生成控制信號,并通過所述控制信號控制所述第i+1級柵極驅(qū)動子電路生成柵極驅(qū)動信號。
3.根據(jù)權利要求2所述的顯示裝置,其特征在于,所述冗余驅(qū)動子電路用于在所述觸控階段之后的顯示階段開始時根據(jù)所述第三時鐘信號線所傳輸?shù)臅r鐘信號生成所述控制信號,并通過所述控制信號開啟所述第i+1級柵極驅(qū)動子電路中的第二晶體管,以拉高所述第i+1級柵極驅(qū)動子電路的節(jié)點q的電位,使得所述第i+1級柵極驅(qū)動子電路生成所述柵極驅(qū)動信號。
4.根據(jù)權利要求2所述的顯示裝置,其特征在于,所述冗余驅(qū)動子電路還用于在所述觸控階段之后的顯示階段開始時通過所述控制信號控制所述第i級柵極驅(qū)動子電路不輸出柵極驅(qū)動信號。
5.根據(jù)權利要求4所述的顯示裝置,其特征在于,所述冗余驅(qū)動子電路用于在所述觸控階段之后的顯示階段開始時通過所述控制信號拉低所述第i級柵極驅(qū)動子電路的節(jié)點q的電位,使得所述第i級柵極驅(qū)動子電路不輸出所述柵極驅(qū)動信號。
6.根據(jù)權利要求1所述的顯示裝置,其特征在于,所述第三時鐘信號線所傳輸?shù)臅r鐘信號在觸控階段之前的顯示階段呈低電平,在觸控階段之后的顯示階段中,所述第三時鐘信號線所傳輸?shù)臅r鐘信號首先為高電平,然后呈低電平。
7.根據(jù)權利要求1所述的顯示裝置,其特征在于,所述第i級柵極驅(qū)動子電路中的第一晶體管的源極與所述第i級柵極驅(qū)動子電路的低電平信號輸入端電連接,漏極與所述第i級柵極驅(qū)動子電路的節(jié)點q電連接;
8.根據(jù)權利要求1所述的顯示裝置,其特征在于,所述冗余驅(qū)動子電路中的第一晶體管的柵極與后級驅(qū)動子電路的輸出端電連接,源極與所述冗余驅(qū)動子電路的低電平信號輸入端電連接,漏極與所述冗余驅(qū)動子電路的節(jié)點q電連接;
9.根據(jù)權利要求1所述的顯示裝置,其特征在于,所述第i+1級柵極驅(qū)動子電路中的第一晶體管的柵極與后級驅(qū)動子電路的輸出端電連接,源極與所述第i+1級柵極驅(qū)動子電路的低電平信號輸入端電連接,漏極與所述第i+1級柵極驅(qū)動子電路的節(jié)點q電連接;
10.根據(jù)權利要求1所述的顯示裝置,其特征在于,第i級所述柵極驅(qū)動子電路與第i行所述像素電連接,第i+1級所述柵極驅(qū)動子電路與第i+1行所述像素電連接,所述冗余驅(qū)動子電路的輸出端與任意一行所述像素絕緣。