技術(shù)特征:
技術(shù)總結(jié)
本發(fā)明公開(kāi)了一種用于數(shù)字信號(hào)處理器芯片文件加載的系統(tǒng),包括:一個(gè)主控制模塊,一個(gè)現(xiàn)場(chǎng)可編程門陣列FPGA芯片和多個(gè)數(shù)字信號(hào)處理器DSP芯片;所述主控制模塊和所述FPGA芯片采用緊湊型外設(shè)部件互連標(biāo)準(zhǔn)CPCI總線連接;所述主控制模塊,用于接收控制指令并根據(jù)所述控制指令中目標(biāo)文件的名稱調(diào)用目標(biāo)文件并加載所述目標(biāo)文件至所述FPGA芯片;所述FPGA芯片,用于引導(dǎo)加載所述目標(biāo)文件至所述多個(gè)DSP芯片;所述多個(gè)DSP芯片之間通過(guò)超鏈接Hyper?Link接口互聯(lián)。本發(fā)明還公開(kāi)了一種用于數(shù)字信號(hào)處理器芯片文件加載的方法。
技術(shù)研發(fā)人員:竇崢;劉彤;林云;張薇;李志剛;景陽(yáng)
受保護(hù)的技術(shù)使用者:哈爾濱工程大學(xué)
技術(shù)研發(fā)日:2017.05.22
技術(shù)公布日:2017.09.15