1.一種柵極驅(qū)動電路,其特征在于,包括級聯(lián)的第1級移位寄存器至第n級移位寄存器,n為大于2的整數(shù);
每一所述移位寄存器都包括輸入端、輸出端、第一復位端、第一時鐘信號端和第二時鐘信號端;
在所述輸入端輸入的信號的控制下,所述移位寄存器在第一時段將所述第二時鐘信號端輸入的第一電平的時鐘信號傳輸至所述輸出端,在第二時段將所述第二時鐘信號端輸入的第二電平的時鐘信號傳輸至所述輸出端,所述第一電平大于所述第二電平;
在所述第一時鐘信號端輸入的信號的控制下,所述移位寄存器在所述第二時段和第三時段將第二電平的下拉信號傳輸至所述輸出端;
在所述第一復位端輸入的信號的控制下,所述移位寄存器在所述第三時段停止將所述第二時鐘信號端輸入的時鐘信號傳輸至所述輸出端。
2.根據(jù)權(quán)利要求1所述的電路,其特征在于,第2m級移位寄存器的輸出端與第2m+4級移位寄存器的輸入端相連,第2m級移位寄存器的第一復位端與第2m+5級移位寄存器的輸出端相連,第2m-1級移位寄存器的輸出端與第2m+3級移位寄存器的輸入端相連,第2m-1級移位寄存器的第一復位端與第2m+4級移位寄存器的輸出端相連;
第n-4級移位寄存器的輸出端與第n-8級移位寄存器的輸入端相連,第n-4級移位寄存器的第一復位端與第1級移位寄存器的輸出端相連,第n-3級移位寄存器的輸出端與第n-7級移位寄存器的輸入端相連,第n-3級移位寄存器的第一復位端與第2級移位寄存器的輸出端相連,第n-2級移位寄存器的輸出端與第n-6級移位寄存器的輸入端相連,第n-2級移位寄存器的第一復位端與第3級移位寄存器的輸出端相連,第n-1級移位寄存器的輸出端與第n-5級移位寄存器的輸入端相連,第n-1級移位寄存器的第一復位端與第4級移位寄存器M4的輸出端相連,第n級移位寄存器的輸出端與第n-4級移位寄存器的輸入端相連,第n級移位寄存器的第一復位端與第5級移位寄存器的輸出端OUT相連;
其中,0<m≤(n-7)/2。
3.根據(jù)權(quán)利要求1所述的電路,其特征在于,第2m級移位寄存器的輸出端與第2m+4級移位寄存器的輸入端相連,第2m級移位寄存器的第一復位端與第2m+6級移位寄存器的輸出端相連,第2m-1級移位寄存器的輸出端與第2m+3級移位寄存器的輸入端相連,第2m-1級移位寄存器的第一復位端與第2m+5級移位寄存器的輸出端相連;
第n-5級移位寄存器的輸出端與第n-9級移位寄存器的輸入端相連,第n-5級移位寄存器的第一復位端與第1級移位寄存器的輸出端相連,第n-4級移位寄存器的輸出端與第n-8級移位寄存器的輸入端相連,第n-4級移位寄存器的第一復位端與第2級移位寄存器的輸出端相連,第n-3級移位寄存器的輸出端與第n-7級移位寄存器的輸入端相連,第n-3級移位寄存器的第一復位端與第3級移位寄存器的輸出端相連,第n-2級移位寄存器的輸出端與第n-6級移位寄存器的輸入端相連,第n-2級移位寄存器的第一復位端與第4級移位寄存器的輸出端相連,第n-1級移位寄存器的輸出端與第n-5級移位寄存器的輸入端相連,第n-1級移位寄存器的第一復位端與第5級移位寄存器的輸出端相連,第n級移位寄存器的輸出端與第n-4級移位寄存器的輸入端相連,第n級移位寄存器的第一復位端與第6級移位寄存器的輸出端相連;
其中,0<m≤(n-7)/2。
4.根據(jù)權(quán)利要求1所述的電路,其特征在于,第2m級移位寄存器的輸出端與第2m+4級移位寄存器的輸入端相連,第2m級移位寄存器的第一復位端與第2m+7級移位寄存器的輸出端相連,第2m-1級移位寄存器的輸出端與第2m+3級移位寄存器的輸入端相連,第2m-1級移位寄存器的第一復位端與第2m+6級移位寄存器的輸出端相連;
第n-6級移位寄存器的輸出端與第n-10級移位寄存器的輸入端相連,第n-6級移位寄存器的第一復位端與第1級移位寄存器的輸出端相連,第n-5級移位寄存器的輸出端與第n-9級移位寄存器的輸入端相連,第n-5級移位寄存器的第一復位端與第2級移位寄存器的輸出端相連,第n-4級移位寄存器的輸出端與第n-8級移位寄存器的輸入端相連,第n-4級移位寄存器的第一復位端與第3級移位寄存器的輸出端相連,第n-3級移位寄存器的輸出端與第n-7級移位寄存器的輸入端相連,第n-3級移位寄存器的第一復位端與第4級移位寄存器的輸出端相連,第n-2級移位寄存器的輸出端與第n-6級移位寄存器的輸入端相連,第n-2級移位寄存器的第一復位端與第5級移位寄存器的輸出端相連,第n-1級移位寄存器的輸出端與第n-5級移位寄存器的輸入端相連,第n-1級移位寄存器的第一復位端與第6級移位寄存器的輸出端相連,第n級移位寄存器的輸出端與第n-4級移位寄存器的輸入端相連,第n級移位寄存器的第一復位端與第7級移位寄存器的輸出端相連;
其中,0<m≤(n-7)/2。
5.根據(jù)權(quán)利要求1至4任一項所述的電路,其特征在于,所述柵極驅(qū)動電路還包括第一時鐘信號線至第四時鐘信號線;
所有奇數(shù)級移位寄存器中相鄰兩級移位寄存器的第一時鐘信號端分別與所述第一時鐘信號線和第二時鐘信號線相連,所有奇數(shù)級移位寄存器中相鄰兩級移位寄存器的第二時鐘信號端分別與所述第三時鐘信號線和第四時鐘信號線相連;
所有偶數(shù)級移位寄存器中相鄰兩級移位寄存器的第一時鐘信號端分別與所述第一時鐘信號線和第二時鐘信號線相連,所有偶數(shù)級移位寄存器中相鄰兩級移位寄存器的第二時鐘信號端分別與所述第三時鐘信號線和第四時鐘信號線相連。
6.根據(jù)權(quán)利要求1所述的電路,其特征在于,第2m級移位寄存器的輸出端與第2m+2級移位寄存器的輸入端相連,第2m級移位寄存器的第一復位端與第2m+3級移位寄存器的輸出端相連,第2m-1級移位寄存器的輸出端與第2m+1級移位寄存器的輸入端相連,第2m-1級移位寄存器的第一復位端與第2m+2級移位寄存器的輸出端相連;
第n-2級移位寄存器的輸出端與第n-4級移位寄存器的輸入端相連,第n-2級移位寄存器的第一復位端與第1級移位寄存器的輸出端相連,第n-1級移位寄存器的輸出端與第n-3級移位寄存器的輸入端相連,第n-1級移位寄存器的第一復位端與第2級移位寄存器的輸出端相連,第n級移位寄存器的輸出端與第n-2級移位寄存器的輸入端相連,第n級移位寄存器的第一復位端與第3級移位寄存器的輸出端相連;
其中,0<m≤(n-3)/2。
7.根據(jù)權(quán)利要求6所述的電路,其特征在于,所述柵極驅(qū)動電路還包括第一時鐘信號線和第二時鐘信號線;
所述第1級移位寄存器至第n級移位寄存器的第一時鐘信號端與所述第一時鐘信號線相連,所述第1級移位寄存器至第n級移位寄存器的第二時鐘信號端與所述第二時鐘信號線相連。
8.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述第1級移位寄存器至第n級移位寄存器中的任意一個移位寄存器都包括第一開關(guān)管至第七開關(guān)管、第一電容和第二電容;
所述第一開關(guān)管的控制端與所述移位寄存器的輸入端相連,所述第一開關(guān)管的第一端與第一電壓端相連;
所述第二開關(guān)管的控制端與所述移位寄存器的第一復位端相連,所述第二開關(guān)管的第一端與第二電壓端相連,所述第二開關(guān)管的第二端與所述第一開關(guān)管的第二端相連;
所述第三開關(guān)管的第一端與所述第二電壓端相連,所述第三開關(guān)管的第二端與所述第二開關(guān)管的第二端相連,所述第三開關(guān)管的控制端與所述第四開關(guān)管的第二端相連;
所述第四開關(guān)管的控制端與所述第一開關(guān)管的第二端相連,所述第四開關(guān)管的第一端與所述第二電壓端相連,且所述第四開關(guān)管的第二端通過所述第一電容與所述移位寄存器的第二時鐘信號端相連;
所述第五開關(guān)管的控制端與所述第一開關(guān)管的第二端相連,所述第五開關(guān)管的第一端與所述第二時鐘信號端相連,所述第五開關(guān)管的第二端與所述移位寄存器的輸出端,且所述第五開關(guān)管的控制端通過所述第二電容與所述第五開關(guān)管的第二端相連;
所述第六開關(guān)管的控制端與所述第四開關(guān)管的第二端相連,所述第六開關(guān)管的第一端與所述第二電壓端相連,所述第六開關(guān)管的第二端與所述輸出端相連;
所述第七開關(guān)管的控制端與所述移位寄存器的第一時鐘信號端相連,所述第七開關(guān)管的第一端與所述第二電壓端相連,所述第七開關(guān)管的第二端與所述輸出端相連。
9.根據(jù)權(quán)利要求8所述的電路,其特征在于,所述移位寄存器還包括第二復位端、第八開關(guān)管和第九開關(guān)管;
所述第八開關(guān)管的控制端與所述第二復位端相連,所述第八開關(guān)管的第一端與所述第二電壓端相連,所述第八開關(guān)管的第二端與所述輸出端相連;
所述第九開關(guān)管的控制端與所述第二復位端相連,所述第九開關(guān)管的第一端與所述第二電壓端相連,所述第九開關(guān)管的第二端與所述第一開關(guān)管的第二端相連。
10.一種陣列基板,其特征在于,包括多條柵極線和柵極驅(qū)動電路;
所述柵極驅(qū)動電路為權(quán)利要求1至9任一項所述的柵極驅(qū)動電路;
所述柵極驅(qū)動電路中的第1級移位寄存器至第n級移位寄存器的輸出端分別與所述多條柵極線一一對應相連。
11.一種顯示裝置,其特征在于,包括權(quán)利要求10所述的陣列基板。