本申請(qǐng)屬于通信,具體涉及一種帶寬部分(bandwidth?part,bwp)確定方法、下行控制信息(downlink?control?information,dci)發(fā)送方法、裝置終端及網(wǎng)絡(luò)側(cè)設(shè)備。
背景技術(shù):
1、在一些情況下網(wǎng)絡(luò)側(cè)向終端下發(fā)的dci會(huì)包含bwp指示,bwp指示用于指示終端切換到目標(biāo)bwp。另外,在一些系統(tǒng)中,為了節(jié)約終端的功耗,通過dci指示終端進(jìn)行休眠,如在dci中攜帶休眠指示,而休眠主要是通過終端切換到休眠bwp(dormant?bwp)來實(shí)現(xiàn)讓終端進(jìn)入休眠狀態(tài),可見,休眠指示也用于指示終端切換到目標(biāo)bwp。在一些相關(guān)技術(shù)中,對(duì)于終端獲取的dci存在bwp指示和休眠指示的情況下,終端的行為不確定,降低通信性能。
技術(shù)實(shí)現(xiàn)思路
1、本申請(qǐng)實(shí)施例提供一種bwp確定方法、dci發(fā)送方法、裝置終端及網(wǎng)絡(luò)側(cè)設(shè)備,能夠解決終端在獲取的dci存在bwp指示和休眠指示時(shí),終端行為不確定引起終端的通信性能比較差的問題。
2、第一方面,提供了一種bwp確定方法,包括:
3、終端接收第一下行控制信息dci,所述第一dci中包含帶寬部分bwp指示;
4、在所述第一dci滿足休眠指示的使能條件的情況下,所述終端根據(jù)所述bwp指示或所述休眠指示中的至少一項(xiàng)確定目標(biāo)bwp。
5、第二方面,提供了一種dci發(fā)送方法,包括:
6、網(wǎng)絡(luò)側(cè)設(shè)備向終端發(fā)送第一下行控制信息dci,所述第一dci中包含帶寬部分bwp指示,且所述第一dci滿足休眠指示的使能條件。
7、第三方面,提供了一種bwp確定裝置,包括:
8、接收模塊,用于接收第一下行控制信息dci,所述第一dci中包含帶寬部分bwp指示;
9、確定模塊,用于在所述第一dci滿足休眠指示的使能條件的情況下,根據(jù)所述bwp指示或所述休眠指示中的至少一項(xiàng)確定目標(biāo)bwp。
10、第四方面,提供了一種dci發(fā)送裝置,包括:
11、發(fā)送模塊,用于向終端發(fā)送第一下行控制信息dci,所述第一dci中包含帶寬部分bwp指示,且所述第一dci滿足休眠指示的使能條件。
12、第五方面,提供了一種終端,該終端包括處理器和存儲(chǔ)器,所述存儲(chǔ)器存儲(chǔ)可在所述處理器上運(yùn)行的程序或指令,所述程序或指令被所述處理器執(zhí)行時(shí)實(shí)現(xiàn)如本申請(qǐng)實(shí)施例提供的bwp確定方法的步驟。
13、第六方面,提供了一種終端,包括處理器及通信接口,其中,所述通信接口用于接收第一下行控制信息dci,所述第一dci中包含bwp指示;所述處理器用于在所述第一dci滿足休眠指示的使能條件的情況下,所述終端根據(jù)所述bwp指示或所述休眠指示中的至少一項(xiàng)確定目標(biāo)bwp。
14、第七方面,提供了一種網(wǎng)絡(luò)側(cè)設(shè)備,該網(wǎng)絡(luò)側(cè)設(shè)備包括處理器和存儲(chǔ)器,所述存儲(chǔ)器存儲(chǔ)可在所述處理器上運(yùn)行的程序或指令,所述程序或指令被所述處理器執(zhí)行時(shí)實(shí)現(xiàn)如本申請(qǐng)實(shí)施例提供的dci發(fā)送方法的步驟。
15、第八方面,提供了一種網(wǎng)絡(luò)側(cè)設(shè)備,包括處理器及通信接口,其中,所述通信接口向終端發(fā)送第一下行控制信息dci,所述第一dci中包含帶寬部分bwp指示,且所述第一dci滿足休眠指示的使能條件。
16、第九方面,提供了一種可讀存儲(chǔ)介質(zhì),所述可讀存儲(chǔ)介質(zhì)上存儲(chǔ)程序或指令,所述程序或指令被處理器執(zhí)行時(shí)實(shí)現(xiàn)如本申請(qǐng)實(shí)施例提供的bwp確定方法的步驟,或者所述程序或指令被處理器執(zhí)行時(shí)實(shí)現(xiàn)如本申請(qǐng)實(shí)施例提供的dci發(fā)送方法的步驟。
17、第十方面,提供了一種無線通信系統(tǒng),包括:終端及網(wǎng)絡(luò)側(cè)設(shè)備,所述終端可用于執(zhí)行如本申請(qǐng)實(shí)施例提供的bwp確定方法的步驟,所述網(wǎng)絡(luò)側(cè)設(shè)備可用于執(zhí)行如本申請(qǐng)實(shí)施例提供的dci發(fā)送方法的步驟。
18、第十一方面,提供了一種芯片,所述芯片包括處理器和通信接口,所述通信接口和所述處理器耦合,所述處理器用于運(yùn)行程序或指令實(shí)現(xiàn)如本申請(qǐng)實(shí)施例提供的bwp確定方法,或者所述處理器用于運(yùn)行程序或指令實(shí)現(xiàn)如本申請(qǐng)實(shí)施例提供的dci發(fā)送方法。
19、第十二方面,提供了一種計(jì)算機(jī)程序/程序產(chǎn)品,所述計(jì)算機(jī)程序/程序產(chǎn)品被存儲(chǔ)在存儲(chǔ)介質(zhì)中,所述程序/程序產(chǎn)品被至少一個(gè)處理器執(zhí)行以實(shí)現(xiàn)如本申請(qǐng)實(shí)施例提供的bwp確定方法的步驟,或者所述程序/程序產(chǎn)品被至少一個(gè)處理器執(zhí)行以實(shí)現(xiàn)如本申請(qǐng)實(shí)施例提供的dci發(fā)送方法的步驟。
20、在本申請(qǐng)實(shí)施例中,終端接收第一下行控制信息dci,所述第一dci中包含帶寬部分bwp指示;在所述第一dci滿足休眠指示的使能條件的情況下,所述終端根據(jù)所述bwp指示或所述休眠指示中的至少一項(xiàng)確定目標(biāo)bwp。這樣可以實(shí)現(xiàn)在第一dci中存在bwp指示和休眠指示的情況下執(zhí)行根據(jù)bwp指示或休眠指示中的至少一項(xiàng)確定目標(biāo)bwp,以確定終端行為,進(jìn)而提高終端的通信性能。
1.一種bwp確定方法,其特征在于,包括:
2.如權(quán)利要求1所述的方法,其特征在于,所述終端根據(jù)所述bwp指示或所述休眠指示中的至少一項(xiàng)確定目標(biāo)bwp包括如下至少一項(xiàng):
3.如權(quán)利要求1或2所述的方法,其特征在于,所述終端包括如下至少一項(xiàng)特征:
4.如權(quán)利要求3所述的方法,其特征在于,所述休眠指示與所述bwp指示所指示的目標(biāo)bwp不同包括:
5.如權(quán)利要求1至4中任一項(xiàng)所述的方法,其特征在于,所述第一dci用于指示至少一個(gè)資源對(duì)象。
6.如權(quán)利要求1至5中任一項(xiàng)所述的方法,其特征在于,所述使能條件包括如下至少一項(xiàng):
7.如權(quán)利要求6所述的方法,其特征在于,所述第一dci中包含休眠指示信息包括:
8.如權(quán)利要求1至7中任一項(xiàng)所述的方法,其特征在于,所述根據(jù)所述bwp指示或所述休眠指示中的至少一項(xiàng)確定目標(biāo)bwp包括如下至少一項(xiàng):
9.如權(quán)利要求8所述的方法,其特征在于,所述第一小區(qū)包括如下至少一項(xiàng):
10.如權(quán)利要求8或9所述的方法,其特征在于,所述根據(jù)所述休眠指示確定第一小區(qū)的目標(biāo)bwp包括:
11.如權(quán)利要求1至7中任一項(xiàng)所述的方法,其特征在于,所述根據(jù)所述bwp指示或所述休眠指示中的至少一項(xiàng)確定目標(biāo)bwp包括如下至少一項(xiàng):
12.如權(quán)利要求1至7中任一項(xiàng)所述的方法,其特征在于,所述根據(jù)所述bwp指示或所述休眠指示中的至少一項(xiàng)確定目標(biāo)bwp包括如下至少一項(xiàng):
13.如權(quán)利要求6或9所述的方法,其特征在于,所述無效值是根據(jù)第一bwp所關(guān)聯(lián)的資源分配類型或子載波間隔scs配置決定的,所述第一bwp包括如下至少一項(xiàng):
14.如權(quán)利要求1至7中任一項(xiàng)所述的方法,其特征在于,所述根據(jù)所述bwp指示或所述休眠指示中的至少一項(xiàng)確定目標(biāo)bwp包括:
15.一種dci發(fā)送方法,其特征在于,包括:
16.如權(quán)利要求15所述的方法,其特征在于,所述第一dci用于指示至少一個(gè)資源對(duì)象。
17.如權(quán)利要求15或16所述的方法,其特征在于,所述使能條件包括如下至少一項(xiàng):
18.一種bwp確定裝置,其特征在于,包括:
19.一種dci發(fā)送裝置,其特征在于,包括:
20.一種設(shè)備,其特征在于,包括處理器和存儲(chǔ)器,所述存儲(chǔ)器存儲(chǔ)可在所述處理器上運(yùn)行的程序或指令,所述程序或指令被所述處理器執(zhí)行時(shí)實(shí)現(xiàn)如權(quán)利要求1至14任一項(xiàng)所述的bwp確定方法的步驟,或者所述程序或指令被所述處理器執(zhí)行時(shí)實(shí)現(xiàn)如權(quán)利要求15至17任一項(xiàng)所述的dci發(fā)送方法的步驟。
21.一種可讀存儲(chǔ)介質(zhì),其特征在于,所述可讀存儲(chǔ)介質(zhì)上存儲(chǔ)程序或指令,所述程序或指令被處理器執(zhí)行時(shí)實(shí)現(xiàn)如權(quán)利要求1至14任一項(xiàng)所述的bwp確定方法的步驟,或者所述程序或指令被所述處理器執(zhí)行時(shí)實(shí)現(xiàn)如權(quán)利要求15至17任一項(xiàng)所述的dci發(fā)送方法的步驟。