本公開大體上涉及半導(dǎo)體裝置,且更特定來說涉及半導(dǎo)體存儲(chǔ)器裝置。特定來說,本公開涉及易失性存儲(chǔ)器,例如動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(dram)。
背景技術(shù):
1、信息可作為物理信號(hào)(例如,電容元件上的電荷)存儲(chǔ)在存儲(chǔ)器的個(gè)別存儲(chǔ)器單元上。在存取操作期間,存取命令可與指定應(yīng)存取哪些存儲(chǔ)器單元的地址信息一起進(jìn)行接收。
2、人們對(duì)使存儲(chǔ)器能夠在與數(shù)條數(shù)據(jù)相關(guān)聯(lián)的陣列中存儲(chǔ)附加信息越來越感興趣。舉例來說,可將錯(cuò)誤校正信息及/或元數(shù)據(jù)與其相關(guān)聯(lián)數(shù)據(jù)一起存儲(chǔ)在陣列中。在讀取操作期間,可讀取包含與數(shù)個(gè)不同數(shù)據(jù)地址相關(guān)聯(lián)的元數(shù)據(jù)的大數(shù)據(jù)塊??赡苄枰焖偾逸p松地定位與所述塊內(nèi)的當(dāng)前讀取地址相關(guān)聯(lián)的元數(shù)據(jù)。
技術(shù)實(shí)現(xiàn)思路
1、根據(jù)本公開的方面,提供一種設(shè)備。所述設(shè)備包括:存儲(chǔ)器陣列;列解碼器,其經(jīng)配置以將列地址解碼成列選擇信號(hào)的值且基于所述列選擇信號(hào)的所述值落入的值范圍從所述存儲(chǔ)器陣列讀取元數(shù)據(jù)位塊;元數(shù)據(jù)位置解碼器電路,其經(jīng)配置以識(shí)別所述列選擇信號(hào)的所述值在所述值范圍內(nèi)的相對(duì)位置且經(jīng)配置以基于所述相對(duì)位置選擇所述元數(shù)據(jù)位塊的一部分。
2、根據(jù)本公開的另一方面,提供一種設(shè)備。所述設(shè)備包括:存儲(chǔ)器陣列;解碼器電路,其經(jīng)配置以將列地址解碼成第一列選擇值,識(shí)別所述第一列選擇值落入的值范圍,基于所述所識(shí)別范圍產(chǎn)生第二列選擇值,且基于所述第二列選擇值從所述存儲(chǔ)器陣列讀取元數(shù)據(jù)塊;及減法器電路,其經(jīng)配置以從所述第一列選擇值減去所述所識(shí)別值范圍的最小值以產(chǎn)生相對(duì)位置值,其中基于所述相對(duì)位置值選擇所述元數(shù)據(jù)塊的一部分。
3、根據(jù)本公開的又另一方面,提供一種方法。所述方法包括:將列地址解碼成列選擇值作為讀取操作的部分;識(shí)別包含所述列選擇值的值范圍;讀取與所述值范圍相關(guān)聯(lián)的元數(shù)據(jù)塊;從所述列選擇值減去所述值范圍的最小值以產(chǎn)生相對(duì)位置值;基于所述相對(duì)位置值選擇所述元數(shù)據(jù)塊的一部分且提供所述選定部分作為所述讀取操作的部分。
1.一種設(shè)備,其包括:
2.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述元數(shù)據(jù)位置解碼器電路包含減法器電路,所述減法器電路經(jīng)配置以從所述列選擇信號(hào)的所述值減去所述值范圍的最小值以產(chǎn)生相對(duì)位置信號(hào)。
3.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述列解碼器進(jìn)一步經(jīng)配置以基于所述列選擇信號(hào)值從所述存儲(chǔ)器陣列讀取多個(gè)數(shù)據(jù)位,其中所述元數(shù)據(jù)位塊的所述選定部分與所述多個(gè)數(shù)據(jù)位相關(guān)聯(lián)。
4.根據(jù)權(quán)利要求1所述的設(shè)備,其進(jìn)一步包括包含多組鎖存器的元數(shù)據(jù)鎖存電路,其中基于所述相對(duì)位置值選擇所述多組鎖存器中的一者。
5.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述列解碼器經(jīng)配置以基于所述值范圍產(chǎn)生第二列選擇值,基于所述第二列選擇值從所述存儲(chǔ)器陣列讀取所述元數(shù)據(jù)塊。
6.根據(jù)權(quán)利要求5所述的設(shè)備,其中所述列解碼器經(jīng)配置以將所述第二列選擇值與先前列選擇值進(jìn)行比較,且在它們匹配的情況下不讀取多個(gè)元數(shù)據(jù)。
7.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述存儲(chǔ)器陣列包括第一及第二存儲(chǔ)體,且其中從所述第一及所述第二存儲(chǔ)體讀取所述元數(shù)據(jù)位塊。
8.一種設(shè)備,其包括:
9.根據(jù)權(quán)利要求8所述的設(shè)備,其進(jìn)一步包括包含經(jīng)配置以存儲(chǔ)所述元數(shù)據(jù)塊的多組鎖存器的元數(shù)據(jù)鎖存電路。
10.根據(jù)權(quán)利要求9所述的設(shè)備,其進(jìn)一步包括經(jīng)配置以基于所述相對(duì)位置值選擇所述多組鎖存器中的一者的第二解碼器電路。
11.根據(jù)權(quán)利要求8所述的設(shè)備,其中所述解碼器電路經(jīng)配置以基于所述第一列選擇值從所述存儲(chǔ)器陣列讀取多個(gè)數(shù)據(jù)位。
12.根據(jù)權(quán)利要求11所述的設(shè)備,其中所述元數(shù)據(jù)塊是256個(gè)元數(shù)據(jù)位,所述元數(shù)據(jù)塊的所述部分是16位,且所述多個(gè)數(shù)據(jù)位是256個(gè)數(shù)據(jù)位。
13.根據(jù)權(quán)利要求8所述的設(shè)備,其中所述解碼器電路進(jìn)一步經(jīng)配置以基于所述第二列選擇值讀取多個(gè)奇偶校驗(yàn)位,
14.一種方法,其包括:
15.根據(jù)權(quán)利要求14所述的方法,其進(jìn)一步包括:
16.根據(jù)權(quán)利要求15所述的方法,其進(jìn)一步包括:
17.根據(jù)權(quán)利要求14所述的方法,其進(jìn)一步包括:
18.根據(jù)權(quán)利要求14所述的方法,其進(jìn)一步包括:
19.根據(jù)權(quán)利要求14所述的方法,其進(jìn)一步包括從存儲(chǔ)器陣列的第一存儲(chǔ)體及第二存儲(chǔ)體讀取所述元數(shù)據(jù)塊。
20.根據(jù)權(quán)利要求14所述的方法,其進(jìn)一步包括: