本技術(shù)涉及存儲(chǔ)器,尤其涉及一種存儲(chǔ)器裝置、操作方法及存儲(chǔ)器系統(tǒng)。
背景技術(shù):
1、隨著技術(shù)的發(fā)展,存儲(chǔ)器裝置的數(shù)據(jù)傳輸速率的不斷增加,也就是,存儲(chǔ)器裝置可以有著多種數(shù)據(jù)傳輸速率的工作模式,為了使得存儲(chǔ)器裝置能夠支持這些數(shù)據(jù)傳輸速率,需要使得時(shí)鐘輸入緩沖器(wck?ib,clock?input?buffer)一直保持高功耗的工作狀態(tài)。
技術(shù)實(shí)現(xiàn)思路
1、有鑒于此,本技術(shù)實(shí)施例提供一種存儲(chǔ)器裝置及存儲(chǔ)器系統(tǒng)。
2、第一方面,本技術(shù)實(shí)施例提供一種存儲(chǔ)器裝置,包括:
3、偏置生成電路,被配置為:根據(jù)所述存儲(chǔ)器裝置的數(shù)據(jù)傳輸速率生成目標(biāo)偏置信號(hào);所述目標(biāo)偏置信號(hào)隨預(yù)設(shè)數(shù)據(jù)傳輸速率范圍變化而變化;
4、時(shí)鐘緩沖電路,與所述偏置生成電路耦接,被配置為:基于所述目標(biāo)偏置信號(hào)對(duì)與所述數(shù)據(jù)傳輸速率匹配的輸入時(shí)鐘信號(hào)進(jìn)行轉(zhuǎn)換處理,獲得所述存儲(chǔ)器裝置使用的目標(biāo)時(shí)鐘信號(hào)。
5、在上述方案中,所述偏置生成電路,包括:子控制電路和子生成電路,其中;
6、所述子控制電路,被配置為:獲得用于表征所述數(shù)據(jù)傳輸速率的配置碼;并將所述配置碼進(jìn)行轉(zhuǎn)換處理,生成偏置控制信號(hào),并向所述子生成電路傳輸所述偏置控制信號(hào);
7、所述子生成電路,與所述子控制電路耦接,被配置為:響應(yīng)于所述偏置控制信號(hào),生成所述目標(biāo)偏置信號(hào)。
8、在上述方案中,所述子控制電路,包括:存儲(chǔ)組件和解碼組件,其中;
9、所述存儲(chǔ)組件,被配置為:存儲(chǔ)所述配置碼;
10、所述解碼組件,與所述存儲(chǔ)組件連接,被配置為:從所述存儲(chǔ)組件中獲得所述配置碼,并對(duì)所述配置碼進(jìn)行轉(zhuǎn)換處理,生成所述偏置控制信號(hào)。
11、在上述方案中,所述目標(biāo)偏置信號(hào)包括偏置電流信號(hào);所述子生成電路,包括:分壓組件和轉(zhuǎn)換組件;其中,
12、所述分壓組件,被配置為:響應(yīng)于所述偏置控制信號(hào),對(duì)參考電壓信號(hào)進(jìn)行分壓處理,生成偏置電壓信號(hào);
13、所述轉(zhuǎn)換組件,被配置為:將所述偏置電壓信號(hào)進(jìn)行轉(zhuǎn)換,獲得所述偏置電流信號(hào);
14、其中,所述參考電壓信號(hào)是根據(jù)所述存儲(chǔ)器裝置支持的最大數(shù)據(jù)傳輸速率獲得。
15、在上述方案中,所述偏置控制信號(hào)包括第一子偏置控制信號(hào)和第二子偏置控制信號(hào);所述分壓組件,包括:第一可調(diào)電阻器和第二可調(diào)電阻器,其中;
16、所述第一可調(diào)電阻器的第一端接入所述參考電壓信號(hào),所述第一可調(diào)電阻器的第二端與所述第二可調(diào)電阻器的第一端連接,所述第一可調(diào)電阻器的控制端接入所述第一子偏置控制信號(hào);
17、所述第二可調(diào)電阻器的第二端接入地;所述第二可調(diào)電阻器的控制端接入所述第二子偏置控制信號(hào);
18、其中,在所述第一子偏置控制信號(hào)和/或所述第二子偏置控制信號(hào)的控制下,所述第一可調(diào)電阻器和所述第二可調(diào)電阻器的連接處輸出所述偏置電壓信號(hào)。
19、在上述方案中,所述第一可調(diào)電阻器和所述第二可調(diào)電阻器的可調(diào)范圍相同。
20、在上述方案中,所述第一子偏置控制信號(hào)和所述第二子偏置控制信號(hào)相同。
21、在上述方案中,所述子控制電路,還被配置為:根據(jù)所述存儲(chǔ)器裝置支持的最大數(shù)據(jù)傳輸速率獲得參考控制信號(hào);
22、所述分壓組件還包括:參考電壓發(fā)生器,與所述子控制電路連接;被配置為:從所述子控制電路獲得所述參考控制信號(hào),且響應(yīng)于所述參考控制信號(hào),輸出所述參考電壓信號(hào)。
23、在上述方案中,所述配置碼包括多個(gè)比特位;所述多個(gè)比特位表示所述數(shù)據(jù)傳輸速率對(duì)應(yīng)的讀取延遲rl信息或?qū)懭胙舆twl信息。
24、在上述方案中,所述解碼組件,被配置為:根據(jù)所述多個(gè)比特位中的至少一位生成所述偏置控制信號(hào);
25、其中,根據(jù)所述至少一位中每一位的數(shù)值不同可生成多組不同的偏置控制信號(hào);且多組偏置控制信號(hào)不同時(shí)處于有效狀態(tài)。
26、在上述方案中,所述配置碼包括4比特位;其中,所述4個(gè)比特位中的2比特位可被配置生成4組偏置控制信號(hào)。
27、在上述方案中,所述存儲(chǔ)器裝置還包括:時(shí)鐘分頻電路和時(shí)鐘驅(qū)動(dòng)電路,其中;
28、所述時(shí)鐘分頻電路,分別與所述偏置生成電路和所述時(shí)鐘緩沖電路連接,被配置為:響應(yīng)于所述目標(biāo)偏置信號(hào),將所述目標(biāo)時(shí)鐘信號(hào)進(jìn)行分頻處理,生成頻率及相位經(jīng)調(diào)整的多路分相時(shí)鐘信號(hào);
29、所述時(shí)鐘驅(qū)動(dòng)電路,分別與所述偏置生成電路和所述時(shí)鐘分頻電路連接,被配置為:響應(yīng)于所述目標(biāo)偏置信號(hào),將所述多路分相時(shí)鐘信號(hào)傳輸?shù)剿龃鎯?chǔ)器裝置中相應(yīng)的i/o電路。
30、在上述方案中,所述預(yù)設(shè)數(shù)據(jù)傳輸速率范圍包含的數(shù)據(jù)傳輸速率越大,所述目標(biāo)偏置信號(hào)越大,所述時(shí)鐘輸入緩沖器基于所述目標(biāo)偏置信號(hào)緩沖與所述數(shù)據(jù)傳輸速率對(duì)應(yīng)的輸入時(shí)鐘信號(hào)所需的功率消耗越大。
31、第二方面,本技術(shù)實(shí)施例還提供一種存儲(chǔ)器裝置的操作方法,所述方法包括:
32、根據(jù)所述存儲(chǔ)器裝置的數(shù)據(jù)傳輸速率生成目標(biāo)偏置信號(hào);所述目標(biāo)偏置信號(hào)隨預(yù)設(shè)數(shù)據(jù)傳輸速率范圍變化而變化;
33、基于所述目標(biāo)偏置信號(hào)對(duì)與所述數(shù)據(jù)傳輸速率匹配的輸入時(shí)鐘信號(hào)進(jìn)行轉(zhuǎn)換處理,獲得所述存儲(chǔ)器裝置使用的目標(biāo)時(shí)鐘信號(hào)。
34、在上述方案中,所述根據(jù)所述存儲(chǔ)器裝置的數(shù)據(jù)傳輸速率生成目標(biāo)偏置信號(hào),包括:
35、獲得用于表征所述數(shù)據(jù)傳輸速率的配置碼;并將所述配置碼進(jìn)行轉(zhuǎn)換處理,生成偏置控制信號(hào);
36、響應(yīng)于所述偏置控制信號(hào),生成所述目標(biāo)偏置信號(hào)。
37、在上述方案中,所述目標(biāo)偏置信號(hào)包括偏置電流信號(hào);所述響應(yīng)于所述偏置控制信號(hào),生成所述目標(biāo)偏置信號(hào),包括:
38、響應(yīng)于所述偏置控制信號(hào),對(duì)參考電壓信號(hào)進(jìn)行分壓處理,生成偏置電壓信號(hào);
39、將所述偏置電壓信號(hào)進(jìn)行轉(zhuǎn)換,獲得所述偏置電流信號(hào);
40、其中,所述參考電壓信號(hào)是根據(jù)所述存儲(chǔ)器裝置支持的最大數(shù)據(jù)傳輸速率獲得。
41、在上述方案中,所述配置碼包括多個(gè)比特位;所述多個(gè)比特位表示所述數(shù)據(jù)傳輸速率對(duì)應(yīng)的讀取延遲rl信息或?qū)懭胙舆twl信息。
42、在上述方案中,所述將所述配置碼進(jìn)行轉(zhuǎn)換處理,生成偏置控制信號(hào),包括:
43、根據(jù)所述多個(gè)比特位中的至少一位生成所述偏置控制信號(hào);
44、其中,根據(jù)所述至少一位中每一位的數(shù)值不同可生成多組不同的偏置控制信號(hào);且多組偏置控制信號(hào)不同時(shí)處于有效狀態(tài)。
45、在上述方案中,所述偏置控制信號(hào)包括第一子偏置控制信號(hào)和/或第二子偏置控制信號(hào);其中,在所述第一子偏置控制信號(hào)和/或所述第二子偏置控制信號(hào)的控制下,對(duì)所述參考電壓信號(hào)進(jìn)行分壓處理,生成所述偏置電壓信號(hào)。
46、在上述方案中,所述方法還包括:
47、響應(yīng)于所述目標(biāo)偏置信號(hào),將所述目標(biāo)時(shí)鐘信號(hào)進(jìn)行分頻處理,生成頻率及相位經(jīng)調(diào)整的多路分相時(shí)鐘信號(hào);
48、響應(yīng)于所述目標(biāo)偏置信號(hào),將所述多路分相時(shí)鐘信號(hào)傳輸?shù)剿龃鎯?chǔ)器裝置中相應(yīng)的i/o電路。
49、第三方面,本技術(shù)實(shí)施例還提供一種存儲(chǔ)器系統(tǒng),包括:
50、存儲(chǔ)器控制器,被配置為:發(fā)送第一命令;
51、一個(gè)或多個(gè)存儲(chǔ)器裝置,與所述存儲(chǔ)器控制器耦接,被配置為:響應(yīng)于所述第一命令,配置所述存儲(chǔ)器裝置的數(shù)據(jù)傳輸速率;根據(jù)所述數(shù)據(jù)傳輸速率生成目標(biāo)偏置信號(hào);及基于所述目標(biāo)偏置信號(hào)對(duì)與所述數(shù)據(jù)傳輸速率匹配的輸入時(shí)鐘信號(hào)進(jìn)行轉(zhuǎn)換處理,獲得所述存儲(chǔ)器裝置使用的目標(biāo)時(shí)鐘信號(hào);
52、其中,所述目標(biāo)偏置信號(hào)隨預(yù)設(shè)數(shù)據(jù)傳輸速率范圍變化而變化。
53、在上述方案中,所述存儲(chǔ)器裝置,包括:
54、偏置生成電路,被配置為:根據(jù)所述數(shù)據(jù)傳輸速率生成目標(biāo)偏置信號(hào);
55、時(shí)鐘緩沖電路,與所述偏置生成電路耦接,被配置為:基于所述目標(biāo)偏置信號(hào)對(duì)與所述輸入時(shí)鐘信號(hào)進(jìn)行轉(zhuǎn)換處理,獲得所述目標(biāo)時(shí)鐘信號(hào)。
56、在上述方案中,所述偏置生成電路,包括:子控制電路和子生成電路,其中;
57、所述子控制電路,被配置為:獲得用于表征所述數(shù)據(jù)傳輸速率的配置碼;并將所述配置碼進(jìn)行轉(zhuǎn)換處理,生成偏置控制信號(hào),并向所述子生成電路傳輸所述偏置控制信號(hào);
58、所述子生成電路,與所述子控制電路耦接,被配置為:響應(yīng)于所述偏置控制信號(hào),生成所述目標(biāo)偏置信號(hào)。
59、在上述方案中,所述子控制電路,包括:存儲(chǔ)組件和解碼組件,其中;
60、所述存儲(chǔ)組件,被配置為:存儲(chǔ)所述配置碼;
61、所述解碼組件,與所述存儲(chǔ)組件連接,被配置為:從所述存儲(chǔ)組件中獲得所述配置碼,并對(duì)所述配置碼進(jìn)行轉(zhuǎn)換處理,生成所述偏置控制信號(hào)。
62、在上述方案中,所述目標(biāo)偏置信號(hào)包括偏置電流信號(hào);所述子生成電路,包括:分壓組件和轉(zhuǎn)換組件;其中,
63、所述分壓組件,被配置為:響應(yīng)于所述偏置控制信號(hào),對(duì)參考電壓信號(hào)進(jìn)行分壓處理,生成偏置電壓信號(hào);
64、所述轉(zhuǎn)換組件,被配置為:將所述偏置電壓信號(hào)進(jìn)行轉(zhuǎn)換,獲得所述偏置電流信號(hào);
65、其中,所述參考電壓信號(hào)是根據(jù)所述存儲(chǔ)器裝置支持的最大數(shù)據(jù)傳輸速率獲得。
66、在上述方案中,所述偏置控制信號(hào)包括第一子偏置控制信號(hào)和第二子偏置控制信號(hào);所述分壓組件,包括:第一可調(diào)電阻器和第二可調(diào)電阻器,其中;
67、所述第一可調(diào)電阻器的第一端接入所述參考電壓信號(hào),所述第一可調(diào)電阻器的第二端與所述第二可調(diào)電阻器的第一端連接,所述第一可調(diào)電阻器的控制端接入所述第一子偏置控制信號(hào);
68、所述第二可調(diào)電阻器的第二端接入地;所述第二可調(diào)電阻器的控制端接入所述第二子偏置控制信號(hào);
69、其中,在所述第一子偏置控制信號(hào)和/或所述第二子偏置控制信號(hào)的控制下,所述第一可調(diào)電阻器和所述第二可調(diào)電阻器的連接處輸出所述偏置電壓信號(hào)。
70、本技術(shù)實(shí)施例提供一種存儲(chǔ)器裝置、操作方法及存儲(chǔ)器系統(tǒng)。其中,該存儲(chǔ)器裝置包括偏置生成電路,被配置為:根據(jù)所述存儲(chǔ)器裝置的數(shù)據(jù)傳輸速率生成目標(biāo)偏置信號(hào);所述目標(biāo)偏置信號(hào)隨預(yù)設(shè)數(shù)據(jù)傳輸速率范圍變化而變化;時(shí)鐘緩沖電路,與所述偏置生成電路耦接,被配置為:基于所述目標(biāo)偏置信號(hào)對(duì)與所述數(shù)據(jù)傳輸速率匹配的輸入時(shí)鐘信號(hào)進(jìn)行轉(zhuǎn)換處理,獲得所述存儲(chǔ)器裝置使用的目標(biāo)時(shí)鐘信號(hào)。本技術(shù)實(shí)施例提供的存儲(chǔ)器裝置,包括偏置生成電路,其可以根據(jù)存儲(chǔ)器裝置的數(shù)據(jù)傳輸速率獲得目標(biāo)偏置信號(hào),使得時(shí)鐘緩沖電路根據(jù)該目標(biāo)偏置信號(hào)獲得目標(biāo)時(shí)鐘信號(hào),也即該偏置生成電路可以根據(jù)數(shù)據(jù)傳輸速率生成隨預(yù)設(shè)數(shù)據(jù)傳輸速率范圍變化而變化的目標(biāo)偏置信號(hào),該目標(biāo)偏置信號(hào)也可以使時(shí)鐘緩沖電路輸出存儲(chǔ)器裝置使用的目標(biāo)時(shí)鐘信號(hào),以此,可以在數(shù)據(jù)傳輸速率較小的情況下,時(shí)鐘緩沖電路不用使用較大的工作電流或工作電壓,也能夠滿足數(shù)據(jù)傳輸?shù)男枨?,換句話說,數(shù)據(jù)傳輸速率大時(shí),時(shí)鐘緩沖電路使用的工作電流大些,數(shù)據(jù)傳輸速率小時(shí),時(shí)鐘緩沖電路使用的工作電流小些,這樣為了滿足存儲(chǔ)器裝置可以工作在不同數(shù)據(jù)傳輸速率時(shí),時(shí)鐘緩沖電路可以工作在不同的電流或電壓下,不需要全部工作在最大的工作電流或電壓下,以此,節(jié)省了功耗。